• <delect id="q0tbd"></delect>

    <source id="q0tbd"></source>
  • <dl id="q0tbd"></dl>
    <acronym id="q0tbd"><button id="q0tbd"><sup id="q0tbd"></sup></button></acronym>
    <delect id="q0tbd"></delect>
    <acronym id="q0tbd"></acronym>

    特黄一级毛片卡,亚洲深夜主播在线,黄色边缘调教在线观四虎国产看网站,精品日日躁夜夜躁蜜芽

    賽靈思業(yè)界首款SoC級增強型設計套件發(fā)布新版本

    賽靈思
    2013-04-08 18:33 2550
    賽靈思業(yè)界首款可編程SoC級增強型Vivado(TM)設計套件最新版本在生產(chǎn)力方面進行了兩大改進:2013.1版本新增一款以IP為中心的設計環(huán)境,用以加速系統(tǒng)集成;而其提供的一套完整數(shù)據(jù)庫,可加速C/C++系統(tǒng)級設計和高層次綜合(HLS)。

    -- Xilinx Vivado設計套件加速集成和系統(tǒng)級設計繼續(xù)領先一代

    -- 業(yè)界首款SoC設計套件的最新版本提供了IP 集成器(IP Integrator)和高合等增功能

    北京2013年4月8日電 /美通社/ -- All Programmable技術和器件的全球領先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布,其業(yè)界首款可編程SoC級增強型Vivado?設計套件的最新版本在生產(chǎn)力方面進行了兩大改進。Vivado設計套件2013.1版本新增了一款以IP為中心的設計環(huán)境,用以加速系統(tǒng)集成;而其提供的一套完整數(shù)據(jù)庫,則可加速C/C++系統(tǒng)級設計和高層次綜合(HLS)。

    加速IP創(chuàng)建與集成

    為了加速在All Programmable FPGA器件中創(chuàng)建高度集成的、復雜的設計,賽靈思推出了Vivado IP Integrator(IPI)早期試用版本。Vivado IPI可加速RTL、賽靈思IP核、第三方IP核以及C/C++綜合的IP核的集成。Vivado IPI采用ARM® AXI互聯(lián)和IP封裝的IP-XACT元數(shù)據(jù)等業(yè)界標準,能提供智能、結構組裝正確并與賽靈思 All Programmable解決方案協(xié)同優(yōu)化的設計方案。IP Integrator建立在Vivado設計套件的基礎之上,是一款具有器件和平臺意識的互動性、圖形化和可編寫腳本的環(huán)境,能支持具有IP意識的自動化AXI互聯(lián)、單擊IP子系統(tǒng)生成、實時DRC、接口變更傳播以及強大的調(diào)試功能。針對Zynq?-7000 All Programmable SoC設計,嵌入式設計團隊現(xiàn)在能夠更快速地識別、重用并集成軟/硬件IP,滿足雙核ARM處理系統(tǒng)和高性能FPGA架構的要求。

    Atomic Rules 公司CTO Shep Siegel指出:“Vivado幫助我們大幅提升了可重配置計算平臺與應用的開發(fā)生產(chǎn)力。同時,Vivado IPI和7系列器件的完美結合,也幫助我們加速了開發(fā)進程。賽靈思在芯片技術和設計流程方面的創(chuàng)新滿足了我們最終客戶的各種要求,給我們留下了深刻的印象。”

    快速了解Vivado IP集成器,請觀看視頻演示:
    http://china.xilinx.com/training/vivado/creating-ip-subsystems-with-vivado-ip-integrator.htm

    加速系統(tǒng)級設計的數(shù)據(jù)

    為了加速C/C++系統(tǒng)級設計和高層次綜合(HLS),賽靈思通過支持業(yè)界標準的浮點math.h運算和實時視頻處理功能,增強了Vivado HLS庫。正在評估Vivado HLS的超過350名活躍用戶和1000多家客戶,現(xiàn)在就可以立即訪問嵌入到OpenCV環(huán)境中的視頻處理功能,實現(xiàn)運行在雙核ARM處理系統(tǒng)上的嵌入式視覺。最終解決方案通過硬件加速能將現(xiàn)有的C/C++算法性能提升100倍之多。同時,Vivado HLS相對于RTL設計輸入流程而言,可將系統(tǒng)驗證和實現(xiàn)速度提高達100倍。針對Zynq-7000 All Programmable SoC設計,設計團隊現(xiàn)在能以更快的速度開發(fā)雙核ARM處理系統(tǒng)的C/C++代碼,同時還能自動加速高性能FPGA架構中計算密集型功能的執(zhí)行。

    如需了解有關賽靈思Vivado 設計套件如何保持領先一代水平的更多信息,敬請訪問以下網(wǎng)址:www.xilinx.com/cn/vivado

    情況

    歡迎立即在以下網(wǎng)址下載Vivado設計套件2013.1:www.xilinx.com/cn/download。如欲早期試用IP 集成器并獲得最新Vivado設計套件對Zynq-7000 All Programmable SoC的支持,敬請聯(lián)系您所在地的銷售團隊。歡迎報名參加培訓,或觀看在線Vivado設計套件培訓,充分發(fā)揮基于Vivado設計套件的目標參考設計作用,大幅提升您的生產(chǎn)力。

    靈思

    賽靈思是All Programmable器件、SoC和3D IC的全球領先供應商。賽靈思公司行業(yè)領先的產(chǎn)品與新一代設計環(huán)境以及 IP 核完美地整合在一起,可滿足客戶對可編程邏輯乃至可編程系統(tǒng)集成的廣泛需求。如需了解更多信息,敬請訪問賽靈思中文網(wǎng)站:www.xilinx.com/cn

    追隨賽靈思中文社區(qū)及新浪微博:

    消息來源:賽靈思
    China-PRNewsire-300-300.png
    全球TMT
    微信公眾號“全球TMT”發(fā)布全球互聯(lián)網(wǎng)、科技、媒體、通訊企業(yè)的經(jīng)營動態(tài)、財報信息、企業(yè)并購消息。掃描二維碼,立即訂閱!
    collection
    特黄一级毛片卡,亚洲深夜主播在线,黄色边缘调教在线观四虎国产看网站,精品日日躁夜夜躁蜜芽

  • <delect id="q0tbd"></delect>

    <source id="q0tbd"></source>
  • <dl id="q0tbd"></dl>
    <acronym id="q0tbd"><button id="q0tbd"><sup id="q0tbd"></sup></button></acronym>
    <delect id="q0tbd"></delect>
    <acronym id="q0tbd"></acronym>
    元江| 诸城市| 久治县| 喀喇沁旗| 舟曲县| 潞城市| 巴彦淖尔市| 甘洛县| 锦州市| 呼图壁县| 石阡县| 宁南县| 塔河县| 堆龙德庆县| 汉寿县| 龙南县| 临安市| 微山县| 千阳县| 常熟市| 巩义市| 沙坪坝区| 华容县| 宜城市| 云龙县| 泰州市| 永年县| 兰西县| 云和县| 永善县| 大丰市| 沅陵县| 洛南县| 读书| 六安市| 绥滨县| 长白| 盘山县| 大余县| 射洪县| 五河县|